
텔레다인르크로이(지사장 이운재)는 CrossSync™ PHY 인터포저 및 소프트웨어 옵션을 도입, 오실로스코프와 프로토콜 분석기 간의 최초 링크를 가능하게 하고 엔지니어가 PCI Express(PCIe) 인터페이스 표준을 테스트할 때 PCIe 동작을 완전하게 얻을 수 있다고 밝혔다.
PCIe를 테스트하고 디버깅할 때 엔지니어는 연결된 디바이스 사이의 프로토콜을 분석하기 위해 프로토콜 분석기를 사용해 비교적 긴 시간동안 프로토콜 메시지를 확인한다. 물론 PCIe 전기적인 성능을 측정하려면 높은 분해능을 가진 오실로스코프를 사용해야 한다. 하지만 오실로스코프에서 모든 프로토콜 메시지를 포착하기에는 오실로스코프의 메모리가 부족하므로 프로토콜 이벤트가 발생하기 전 메시지를 포착할 수는 없다. 이러한 이유로 엔지니어는 PCI Express 애플리케이션 테스트를 할 때는 두 가지의 독립적인 측정 장비를 사용해 완전히 다른 설정에서 측정을 수행해야 했다.
이제 텔레다인르크로이의 새로운 CrossSync™ PHY 인터포저 프로브 및 소프트웨어 옵션 링크를 통해 오실로스코프를 프로토콜 분석기와 연결함으로써 엔지니어는 하나의 테스트 시스템을 사용해 PCIe를 테스트할 수 있게 됐다. 이 방법은 테스트의 신뢰성과 정확성을 크게 향상시킨다.
이와 관련해 케빈 프루소(Kevin Prusso) 텔레다인르크로이 부사장은 “PCI Express는 데이터 스토리지, 그래픽 카드, 네트워크 인터페이스 및 AI 가속기를 포함한 애플리케이션에 사용되는 유비쿼터스 상호 연결 기술로 빠르게 자리 잡고 있다”고 말했다. 이어 “PCIe를 통합하려는 엔지니어링 관리자와 엔지니어는 이 복잡한 기술을 통합하는 것과 관련한 문제와 물리적 계층과 프로토콜 계층을 하나의 보기에서 보고 상관관계를 분석할 수 없는 어려움에 대해 여러 차례 말했다. 우리의 새로운 CrossSync PHY 기술이 바로 이를 수행해 신뢰성과 성능을 높이는 동시에 출시 시간도 단축한다”고 덧붙였다.
한편 인텔 제품 검증 설계팀의 스라짓 싱(Srajit Singh)은 “프로토콜과 전기적 이벤트 간 이벤트 상관관계는 디버그 세션에서 골칫거리였다”며 “텔레다인르크로이의 CrossSync PHY 솔루션은 우리에게 꼭 필요한 것이다. 이를 통해 우리는 전기적 및 기능적 영역의 경계에 있는 복잡한 PCIe 문제를 처리할 때 디버그를 더 신속히 처리할 것이라고 믿는다”고 밝혔다.